|
晟矽微MC30P6230
◆ 8位CPU內核 ▲ 精簡指令集,5級深度硬件堆棧 ▲ CPU單時鐘,僅在系統高頻時鐘下工作 ▲ 高頻時鐘下FCPU固定為2T ◆ 程序存儲器 ▲ 1K×14位OTP型程序存儲器(燒錄1次) ▲ 0.5K×14位OTP型程序存儲器(燒錄2次) ◆ 數據存儲器 ▲ 50字節SRAM通用數據存儲器,支持直接尋址、間接尋址等多種尋址方式 ◆ 1組共6個I/O ▲ P1(P10~P15) ▲ P13為開漏輸出,可復用為編程高壓VPP輸入;其余端口可選開漏或推挽輸出 ▲ 所有端口均內置上拉電阻,P10~P12內置下拉電阻,均可單獨使能/禁用 ◆ 時鐘系統 ▲ 內置高頻RC振蕩器(8MHz/4MHz/2MHz/1MHz/455KHz),可用作系統高頻時鐘源 ▲ 內置低頻RC振蕩器(32KHz),可用作系統低頻時鐘源 ◆ 2種系統工作模式 ▲ 運行模式:CPU在高頻時鐘下運行 ▲ 休眠模式:CPU停止運行,高頻時鐘源停止工作 ◆ 內部自振式看門狗計數器(WDT) ▲ 溢出時間可配置:4.5ms/18ms/72ms/288ms(無預分頻) ▲ 工作模式可配置:開啟WDT、關閉WDT;也可軟件控制開啟或關閉 ▲ 與定時器T0共用3位預分頻器 ◆ 定時器 ▲ 8位定時器T0,可實現外部計數功能,與WDT共用3位預分頻器 ◆ 中斷 ▲ 外部中斷(INT):INT可選兩種觸發方式 ▲ 定時器中斷(T0):溢出產生中斷 ▲ 鍵盤中斷:6路端口共用1個中斷源,并可分別使能或屏蔽 ◆ 低電壓復位LVR:2.0V/2.7V/3.0V/3.6V,±15% ◆ 工作電壓 ▲ VLVR27 ~ 5.5V @ Fcpu = 4MHz(FHIRC=8MHz) ▲ VLVR20 ~ 5.5V @ Fcpu = 2MHz(FHIRC=4MHz) ▲ VLVR20 ~ 5.5V @ Fcpu = 227.5KHz(FHIRC=455KHz) ◆ 封裝形式:SOP8/DIP8/SOT23-6 上一篇晟矽微MC30P7050下一篇晟矽微MC30P6080 |
|
|
|
|
